Avery Desig Sytems
東京ナノファーム

Ethernet VIP

Ethernet VIPは、制約付きランダムトラフィック生成を組み込んだ高度なUVM環境を特徴とする包括的な検証ソリューションを提供します。 堅牢なパケット、リンク、および物理層の制御とエラーインジェクション プロトコルチェックとカバレッジ 機能カバレッジ デバッグ用のプロトコルアナライザのような機能、そしてパフォーマンス分析のメトリックスを含みます。コンプライアンステストスイートは、コンプライアンスワークショップで使用されているもの、仕様機能をカバーするためにAveryが開発した拡張テストなど、効果的なコアからチップレベルのテストを提供します。

​製品構成

  • Ethernet BFMs

  • Compliance testsuite

  • User Guide

​仕様

製品名

サポート言語

適合規格

完成度

​供給

Ethernet VIP

SystemVerilog, Verilog

IEEEE 802.3

プロダクション

可能

​機能

  • IEEE 802.3規格の包括的なサポート

  • 802.3_D3.0

  • 802.3cd_D3.0

  • 10/100 Mbps、1/10/25/40/50/100/200/400 Gbps

  • TXおよびRXモデルはLLC、MAC制御、MAC、およびPHYレイヤをサポートします。

  • PHYレイヤは、さまざまなサブレイヤ間サービスインターフェイス設定をサポートします。

  • EEE、RS、PCS、FEC / KP-FEC、RS-FEC、PMA、PMD、AN、MDIO、MII、AUI、PPIインターフェース

  • 速度、n:m PMAレーンマッピング、レーン有効化/無効化にランタイム設定可能

  • マルチポートMAC / PHYモデル

  • LLCおよびMAC機能

  • MII管理インターフェースとレジスタセット

  • レイヤ2 LLCおよびイーサネットフレームクラス

  • レイヤ3の「データグラム」には、自動フラグメンテーションおよびイーサネットフレームへの再構成が含まれています

  • クロッキング、スキュー、最小/最大タイミングパラメータをモデル化するタイミングクラス

  • ユーザーは速度、レーン数、FECのタイプ、AUI、PPI、MDIインターフェースを含むアーキテクチャを選択

  • PCS / PMAレイヤモデルのサポート

  • さまざまなAUI、PPI、MDIインターフェースをサポート

  • 操作を一時停止する機能

  • ユーザーがレーン数を選択

  • エラーフレーム、長さ、SFD、FCS、IPG、FECインジェクション機能を含むすべてのレベルでのコールバック

  • MAC、PCS、FEC、およびANプロトコルトラッカーログには、フレームヘッダーおよびペイロードフィールドとFSMステートが含まれます。

  • 内蔵のプロトコルチェッカーとカバレッジレポート

  • 実効回線速度、アクティブ/一時停止モードを含むパフォーマンスメトリック

  • トラフィックコンプライアンステストスイートは、プロトコルチェックリスト項目の実行をターゲットにしています。

​データシートのご依頼

​その他の情報

​Eメール:info@TokyoNF.com

  • Twitter
  • LinkedIn Social Icon
  • Facebook
  • YouTube
1_Primary_logo_on_transparent_1024.png

​Powered By Accelerate Services

© 2017 by TokyoNaoNarm 

​電話:090-4748-1652